MAX® 10 FPGA 实现了非易失性存储集成的变革,在外形小巧的单一可编程逻辑器件中提供了先进的处理功能,适用于低功耗的成本敏感型应用。
功耗低、外型小巧、适合成本敏感型应用的 FPGA
优势
低静态功耗
MAX® 10 FPGA 核心结构架构采用了低静态功耗架构,该架构基于功耗经过优化的 55 纳米闪存工艺技术,可实现低静态功耗。
灵活性与集成
单个器件在 3 毫米 x 3 毫米的小尺寸封装中集成了非易失性闪存、可编程逻辑器件 (PLD)、随机存取存储器 (RAM)、数字信号处理 (DSP)、DDR3 外部存储器接口、模数转换器 (ADC)、锁相环 (PLL) 以及各种 I/O 标准。
简单快捷的配置
安全的片上闪存只需不到 10 毫秒即可完成器件配置。
主要功能
低功耗
设备可实现更持久的电池续航时间,只需不到 10 毫秒即可从完全断电恢复工作状态,而睡眠模式可以降低待机功耗,并且只需不到 1 毫秒即可恢复工作状态。
即时开启
MAX® 10 FPGA 可能是系统电路板上第一个可用于控制其他组件(高密度 FPGA、ASIC、ASSP 和处理器等)启动的器件。
外部内存接口
MAX® 10 FPGA 通过软核知识产权 (IP) 内存控制器支持 DDR3 SDRAM 和 LPDDR2 接口,非常适用于视频、数据通路和嵌入式应用。