1 单元宽 6U VME64 模块
1k、2k、4k 8k、16k 峰值检测 ADC
64 个输入通道,单端,带 68 针双排 ERNI SMC 连接器(Zin:2.5 kΩ)
接受正负输入
4 Vpp 或 8 Vpp 全量程范围可由软件选择(启用滑动量程时为 3.75 Vpp 和 7.5 Vpp)
共门模式(一次转换 64 个通道),具有线性门宽或可由软件编程
低死区时间(前一个栅极关闭后约 50 ns)
用于降低 DNL 的滑动标度算法
零抑制,可编程阈值
多事件缓冲器(1024 个事件)
VME64 和光链路(CAEN CONET 专用协议)通信接口
Windows 和 Linux 驱动程序、C 语言库、演示软件
固件可由用户升级
概述
V1741 是一款数字峰值检测 ADC,属于基于模拟数字混合采集链的新一代探测器读出系统,集高通道密度(64 通道)和低死区时间于一身。FLASH ADC 结构可实现极短的脉冲峰值转换时间,因此在前一个栅极关闭后不到 50 ns 就可进行新的转换。
转换增益从 1k 到 16k 通道不等,由于采用了滑动刻度法,差分非线性(DNL)较低。
FPGA 接收电荷敏感前置放大器发出的典型慢信号,然后再接收整形放大器(如 CAEN N1068)发出的慢信号,并通过数字滤波器识别栅极内的脉冲峰值。能量值和事件到达时间首先存储在 1024 个多事件缓冲器中。
---