直流耦合、50Ω 匹配输出
高达 4.3 dBm 的输出功率,9 GHz 时为 -9.5 dBm
DAC 内核更新率:2×NRZ 模式下为 12.0 GSPS(保证的最小值)
宽模拟带宽
2×NRZ 模式下,直流至 9.0 GHz(12.0 GSPS DAC 更新速率)
在混合模式下,1.0 GHz 至 8.0 GHz(6.0 GSPS DAC 更新速率)
在 NRZ 模式下,直流至 4.5 GHz(6.0 GSPS DAC 更新速率)
2×NRZ 模式下的功耗为 4.88 W(10 GSPS DAC 更新速率)
旁路数据路径插值
2×, 3×, 4×, 6×, 8×, 12×, 16×, 24×
瞬时(复杂)信号带宽
设备时钟为 5 GHz 时为 2.25 GHz( 2 倍插值)
设备时钟为 6 GHz 时为 1.8 GHz( 3 倍插值)
快速跳频
集成 biCMOS 缓冲区放大器
AD91661 是高性能、宽带、片内矢量信号发生器,由高速 JESD204B 串行器/解串器(SERDES)接口、灵活的 16 位数字数据路径、正交 (IQ) 数模转换器 (DAC) 内核以及一个集成的差分至单端输出缓冲放大器组成 ,可匹配高达 10 GHz 的 50 Ω 负载。
DAC 内核基于四开关架构,可改变配置提高 DAC 内核的有效更新速率,从 6.4 GHz DAC 采样时钟配置为高达 12.8 GSPS,模拟输出带宽通常为直流至 9.0 GHz。数字数据路径包括多个插值滤波器级,具有支持快速跳频 (FFH) 的多个数控振荡器 (NCO) 的直接数字频率合成器 (DDS) 块,以及额外的 FIR85 和反 Sinc 滤波器级,以实现灵活的频谱规划。
与单端缓冲器的差分消除了对宽带巴伦的需求,并支持 DAC 内核的全部模拟输出带宽。直流耦合输出可以基带波形,而无需外部偏置三通或类似电路,这使得 AD9166 特别适合应用在最苛刻的高速超宽带 RF 发射。
各种滤波器级使 AD9166 可以配置为较低的数据速率,同时保持较高的 DAC 时钟速率,以简化滤波要求并减小整体系统尺寸,重量和功耗。
数据接口接收器包含多达 8 个 JESD204B SERDES 通道,每个通道可承载 12.5 Gbps。为了实现较大的灵活性,可以根据数据速率、SERDES 通道数量和 JESD204B 变送器所需的通道映射对接收器进行全面配置。
在 2x 非归零 (NRZ) 工作模式(启用 FIR85)下,AD9166 可以将RF载波从真实直流重构到第三个奈奎斯特区的边缘,或者重建高达 9 GHz 的真实直流的模拟带宽。